30,99 €
inkl. MwSt.
Versandkostenfrei*
Versandfertig in 6-10 Tagen
payback
15 °P sammeln
  • Broschiertes Buch

Neste artigo é apresentada a implementação de um circuito codificador e descodificador de Huffman com clock gated. O circuito de Huffman é projetado com clock gated, uma vez que optimiza a dissipação de potência sem degradar o desempenho. Este artigo tem como objetivo implementar, analisar e comparar os vários recursos de potência utilizando técnicas de clock gating para o desenho de Huffman numa biblioteca de 130 nm. A tecnologia utilizada neste trabalho é um circuito de relógio fechado que utiliza diferentes tipos de relógio fechado para obter o melhor desempenho para o projeto Huffman. O…mehr

Produktbeschreibung
Neste artigo é apresentada a implementação de um circuito codificador e descodificador de Huffman com clock gated. O circuito de Huffman é projetado com clock gated, uma vez que optimiza a dissipação de potência sem degradar o desempenho. Este artigo tem como objetivo implementar, analisar e comparar os vários recursos de potência utilizando técnicas de clock gating para o desenho de Huffman numa biblioteca de 130 nm. A tecnologia utilizada neste trabalho é um circuito de relógio fechado que utiliza diferentes tipos de relógio fechado para obter o melhor desempenho para o projeto Huffman. O circuito de relógio fechado é utilizado para controlar o circuito codificador e descodificador. Os resultados do projeto mostram que a utilização da técnica de clock gating baseada em AND é melhor do que a técnica de clock gating baseada em latch. Reduz mais a potência e a área do que o clock gating baseado em latches. O projeto de Huffman proposto é implementado utilizando metodologias de projeto ASIC com uma biblioteca tecnológica de 130 nm. A arquitetura do projeto Huffman foi criada utilizando a linguagem Verilog HDL, Quartus II 11.1 Web Edition (32-Bit). A simulação é efectuada utilizando o ModelSim-Altera10.0c (Quartus II 11.1) Starter Edition.
Autorenporträt
Maan Hameed - Mestre em informática e engenheiro de sistemas incorporados. Os seus interesses de investigação incluem a conceção digital de baixa potência, a compressão de dados e a tecnologia FPGA. Ministério dos Recursos Hídricos, Comissão Estatal de Reservatórios e Barragens, Iraque.