Alles über die neuesten Fortschritte beim Design von numerischen Coprozessoren erfahren Sie aus diesem Buch - von einem der weltweit besten Fachleute auf diesem Gebiet! Besonders ausführlich diskutiert werden Multimedia-Applikationen, 3D-Bildverarbeitung, drahtlose Kommunikation und Verschlüsselungsalgorithmen.
Alles über die neuesten Fortschritte beim Design von numerischen Coprozessoren erfahren Sie aus diesem Buch - von einem der weltweit besten Fachleute auf diesem Gebiet! Besonders ausführlich diskutiert werden Multimedia-Applikationen, 3D-Bildverarbeitung, drahtlose Kommunikation und Verschlüsselungsalgorithmen.Hinweis: Dieser Artikel kann nur an eine deutsche Lieferadresse ausgeliefert werden.
MICHAEL J. FLYNN is Director of the Sub-Nanosecond Arithmetic Processor (SNAP) project at Stanford University. For the past decade, he has been the leading source of published research in the area of computer arithmetic design. Stuart F. Oberman earned his Phd at Stanford University and is currently manager of VLSI Design at Nishan Systems, San Jose, California. He previously worked at AMD, where he was the architect of the Athlon floating-point unit. His research interests include new algorithms for high-speed computer arithmetic, high-speed switch-fabric design, and architectures for high-throughput network processors.
Inhaltsangabe
Preface. Acknowledgments. Notation. Integer Addition. Floating-Point Addition. Multiplication with Partially Redundant Multiples. Multiplier Topologies. Technology Scaling Effects on Multipliers. Design Issues in Division. Minimizing the Complexity of SRT Tables. Very High-Radix Division. Using a Multiplier for Function Approximation. FUPA. High-Speed Clocking Using Wave Pipelining. Rational Arithmetic. Bibliography. Index.
Preface. Acknowledgments. Notation. Integer Addition. Floating-Point Addition. Multiplication with Partially Redundant Multiples. Multiplier Topologies. Technology Scaling Effects on Multipliers. Design Issues in Division. Minimizing the Complexity of SRT Tables. Very High-Radix Division. Using a Multiplier for Function Approximation. FUPA. High-Speed Clocking Using Wave Pipelining. Rational Arithmetic. Bibliography. Index.
Rezensionen
"Drawing from a decade of research at Stanford University's Sub-Nanosecond Arithmetic Processor...[the authors]...explain arithmetic design to computer designers and researchers." (SciTech Book News Vol. 25, No. 2 June 2001)
Es gelten unsere Allgemeinen Geschäftsbedingungen: www.buecher.de/agb
Impressum
www.buecher.de ist ein Internetauftritt der buecher.de internetstores GmbH
Geschäftsführung: Monica Sawhney | Roland Kölbl | Günter Hilger
Sitz der Gesellschaft: Batheyer Straße 115 - 117, 58099 Hagen
Postanschrift: Bürgermeister-Wegele-Str. 12, 86167 Augsburg
Amtsgericht Hagen HRB 13257
Steuernummer: 321/5800/1497
USt-IdNr: DE450055826