29,99 €
inkl. MwSt.
Versandkostenfrei*
Versandfertig in über 4 Wochen
  • Broschiertes Buch

Les multiplicateurs sont peut-être les principaux composants structurels des mathématiques sur ordinateur, et on les voit couramment dans lesprocesseurs designaux numériques.Les multiplicateurs à haute vitesse sont très demandés dans une variété d'applications informatiques, par exemplel'infographie, les calculs scientifiques, le traitement des images, etc. La vitesse du multiplicateur détermine larapidité d'exécution des processeurs, et les concepteurs s'efforcent actuellement d'obtenir une vitesse élevée avec une faible consommation d'énergie. Les troisétapes distinctes de la conception du…mehr

Produktbeschreibung
Les multiplicateurs sont peut-être les principaux composants structurels des mathématiques sur ordinateur, et on les voit couramment dans lesprocesseurs designaux numériques.Les multiplicateurs à haute vitesse sont très demandés dans une variété d'applications informatiques, par exemplel'infographie, les calculs scientifiques, le traitement des images, etc. La vitesse du multiplicateur détermine larapidité d'exécution des processeurs, et les concepteurs s'efforcent actuellement d'obtenir une vitesse élevée avec une faible consommation d'énergie. Les troisétapes distinctes de la conception du multiplicateur comprennent un générateur de produit partiel, une réduction de produit partiel et unétage d'addition.L'étape principale qui améliore les performances globales du multiplicateur est l'étape de réduction. Siunchangement considérable est apporté à cette étape, le délai global de la multiplication, la puissance et la surface sont réduits de manière drastique.Lescompresseurssont généralement utilisés pour accumuler les produits partiels car ceux-ci contribuent à la diminution tout comme la diminution de lavoie debase, ce qui est essentiel pour maintenir l'exposition du circuit.
Autorenporträt
RAJAT KUMAR DWIBEDI ha conseguito la laurea in Ingegneria elettronica e delle comunicazioni presso l'Institution of Engineers (India) di Kolkata nel 2001 e ha ottenuto un master in progettazione VLSI nel 2009 presso la Sathyabama University di Chennai, India. Attualmente sta svolgendo un dottorato di ricerca presso la Vinayaka Missions Research Foundation (VMRF).