39,99 €
inkl. MwSt.
Versandkostenfrei*
Versandfertig in 1-2 Wochen
payback
20 °P sammeln
  • Broschiertes Buch

Las arquitecturas informáticas describen cómo están conectados los componentes de hardware de un ordenador, así como los métodos de transmisión y procesamiento de datos utilizados. Se han diseñado diferentes configuraciones de arquitectura informática para mejorar el procesamiento de datos acelerando su movimiento. La CPU se encuentra en el centro de la arquitectura básica, con la memoria principal y un sistema de entrada/salida a cada lado El controlador central de entrada/salida es una segunda configuración de dispositivos . La memoria principal es el lugar del sistema informático desde el…mehr

Produktbeschreibung
Las arquitecturas informáticas describen cómo están conectados los componentes de hardware de un ordenador, así como los métodos de transmisión y procesamiento de datos utilizados. Se han diseñado diferentes configuraciones de arquitectura informática para mejorar el procesamiento de datos acelerando su movimiento. La CPU se encuentra en el centro de la arquitectura básica, con la memoria principal y un sistema de entrada/salida a cada lado El controlador central de entrada/salida es una segunda configuración de dispositivos . La memoria principal es el lugar del sistema informático desde el que entran y salen todos los datos e instrucciones en una tercera arquitectura informática. Una cuarta arquitectura informática conecta todos los dispositivos de un sistema informático con un bus de datos y control común . La arquitectura de doble bus es una mejora de la arquitectura de bus central único compartido. Para mejorar el rendimiento global, esta arquitectura separa los datos y el control en los dos buses o los comparte.
Hinweis: Dieser Artikel kann nur an eine deutsche Lieferadresse ausgeliefert werden.
Autorenporträt
Ms. Anuja Jadhav, ME Computer Engineering, Assistant Professor, Dr Roshani Raut PhD-Computer Engineering, Associate Professor, Dr. Sonali Patil, Ph.D- Computer Engineering, Professor and Head, All authors are working in the department of Information Technology, Pimpri Chinchwad College of Engineering, SPPU, Pune University, Maharashtra, India