36,99 €
inkl. MwSt.
Versandkostenfrei*
Versandfertig in 6-10 Tagen
payback
18 °P sammeln
  • Broschiertes Buch

Dit boek gaat over het ontwerpen van lage macht asynchrone Viterbi Decoder. Door de eisen van hoge snelheid, laag vermogen, laag gewicht en lange levensduur van de batterij een laag vermogen Viterbi decoders heeft een grote vraag op het gebied van communicatie.In mobiele communicatie systeem, de Viterbi decoder neemt een grotere chip gebied dat direct gerelateerd aan het energieverlies. Dus ontwierpen we een dergelijk systeem dat minder dynamisch vermogen verbruikt en kan worden gebruikt in toepassingen met laag stroomverbruik. In plaats van met Global Clock is het systeem ontworpen met behulp…mehr

Produktbeschreibung
Dit boek gaat over het ontwerpen van lage macht asynchrone Viterbi Decoder. Door de eisen van hoge snelheid, laag vermogen, laag gewicht en lange levensduur van de batterij een laag vermogen Viterbi decoders heeft een grote vraag op het gebied van communicatie.In mobiele communicatie systeem, de Viterbi decoder neemt een grotere chip gebied dat direct gerelateerd aan het energieverlies. Dus ontwierpen we een dergelijk systeem dat minder dynamisch vermogen verbruikt en kan worden gebruikt in toepassingen met laag stroomverbruik. In plaats van met Global Clock is het systeem ontworpen met behulp van lokale klok door gebruik te maken van een laag vermogen techniek als 2 fase Level Encoded Dual Rail codering met Minimale Overgang Hybride Register Exchange decoderingsmethode om de schakelactiviteit te verminderen en om onnodige geheugenbewerkingen te vermijden om zo het dynamisch vermogen van de decoder te verminderen. Het ontworpen systeem is getest met verschillende ingangsvectoren en het dynamisch vermogen is berekend voor Synchrone en Asynchrone Viterbi decoder. De Vergelijkende Vermogensanalyse door verschillende decoderingsmethodes bewees dat de Asynchrone Viterbi decoder minder stroomverbruik heeft dan de Synchrone Viterbi decoder.
Autorenporträt
La Dra. Surekha Tadse trabaja como profesora adjunta en el G H Raisoni College of Engineering, Nagpur, (MH), India. Su área de interés es la comunicación y VLSI. Ha publicado más de 30 artículos en revistas y conferencias de renombre.El Dr. Sanjay Haridas trabaja como profesor y decano académico en el J D College of Engineering and Management, Nagpur.