A conceção e a análise do desempenho de um sistema de compressão de imagens sem perdas, rápido e eficiente (FELICS) baseado em VLSI envolve vários métodos. O primeiro algoritmo de compressão baseado em blocos é utilizado para analisar as imagens dentro de cada pixel antes dos processos de espaço de armazenamento e, por conseguinte, o tamanho da memória é reduzido. Em segundo lugar, a implementação do kit FPGA com base no algoritmo de codificação Set Partitioning in Hierarchical Trees e na Transformada Wavelet Discreta é utilizada para a compressão de imagens. Em terceiro lugar, as comunicações por satélite têm vindo a crescer para o desenvolvimento de técnicas rápidas e eficientes de armazenamento e transmissão de imagens de satélite. Por último, o sistema de compressão de imagens sem perdas para VLSI baseado no Código Binário Ajustado Simplificado rápido e eficiente e no algoritmo do Código de Arroz de Golomb é proposto para apresentar a compressão de imagens sem perdas. O âmbito futuro deste módulo é que a qualidade da imagem pode ser melhorada com um valor elevado da relação sinal/ruído de pico utilizando outras técnicas de compressão. Este método pode ainda ser melhorado através da implementação do kit Field Programmable Gate Array.
Bitte wählen Sie Ihr Anliegen aus.
Rechnungen
Retourenschein anfordern
Bestellstatus
Storno