Avec les améliorations rapides de la technologie des circuits intégrés et les développements du traitement du signal, les ADC sur-échantillonnés SigmaDelta sont devenus le choix absolu parmi les convertisseurs de données compétents en raison de leurs architectures efficaces et de leur facilité de mise en oeuvre dans la technologie VLSI. Leur efficacité réside dans les techniques de diminution de la surface, de réduction de la consommation d'énergie et dans les moyens d'améliorer la réponse en fréquence sans mettre à mal le coût de conception et le facteur de compatibilité. Ils ont leurs propres problèmes qui doivent être améliorés ou optimisés afin d'être compatibles avec des conceptions efficaces. Ce livre présente la conception d'un filtre de décimation efficace en termes de puissance et de vitesse avec une surface optimisée pour les convertisseurs analogiques-numériques Sigma-Delta à large bande. Il présente un flux de travail pour une conception rapide de ce filtre de décimation optimisé dans MATLAB, ainsi que la génération du code HDL pour l'implémentation. Des techniques comme la décomposition polyphasée à forme directe transposée, le pipelining, le retiming, le partage des ressources et le codage CSD sont discutées comme solutions possibles pour une conception efficace.