39,99 €
inkl. MwSt.
Versandkostenfrei*
Versandfertig in 1-2 Wochen
payback
20 °P sammeln
  • Broschiertes Buch

Ce livre se concentre principalement sur la recherche dans le domaine récent de l'algorithme de sécurité des réseaux et sa conception optimisée dans le domaine de l'optimisation de l'espace. Ce livre est destiné à un large éventail de lecteurs qui bénéficieront d'une compréhension de l'algorithme AES et de son processus global associé à l'implémentation du logiciel VHDL sur le dispositif FPGA de Xilinx. Il s'agit notamment des étudiants et des professionnels dans le domaine du traitement et de la communication des données, des concepteurs et des implémenteurs, ainsi que des clients et des…mehr

Produktbeschreibung
Ce livre se concentre principalement sur la recherche dans le domaine récent de l'algorithme de sécurité des réseaux et sa conception optimisée dans le domaine de l'optimisation de l'espace. Ce livre est destiné à un large éventail de lecteurs qui bénéficieront d'une compréhension de l'algorithme AES et de son processus global associé à l'implémentation du logiciel VHDL sur le dispositif FPGA de Xilinx. Il s'agit notamment des étudiants et des professionnels dans le domaine du traitement et de la communication des données, des concepteurs et des implémenteurs, ainsi que des clients et des responsables de la communication des données et des réseaux. Ce livre est conçu pour être autonome et s'adresse aux lecteurs ayant peu ou pas d'expérience en matière d'algorithmes cryptographiques.
Hinweis: Dieser Artikel kann nur an eine deutsche Lieferadresse ausgeliefert werden.
Autorenporträt
Prof. H.S.Deshpande, der als Assistenzprofessor am S.K.N.Sinhgad College of Engineering arbeitet, schloss sein ME(Electronics Engineering) mit einem Projekt ab, das auf der optimierten Implementierung von Netzwerksicherheitsalgorithmen in FPGA basiert. Die Optimierung erfolgte im Bereich der Reduzierung der Anzahl der Slices durch die bevorzugte Verwendung der statischen RAM-Struktur in FPGA CLBs.