36,99 €
inkl. MwSt.
Versandkostenfrei*
Versandfertig in 6-10 Tagen
  • Broschiertes Buch

Ce livre traite de la conception d'un décodeur de Viterbi asynchrone à faible puissance. En raison des exigences de vitesse élevée, de faible puissance, de faible poids et de longue durée de vie des batteries, les décodeurs de Viterbi à faible puissance sont très demandés dans le domaine de la communication. Nous avons donc conçu un système qui consomme moins de puissance dynamique et qui peut être utilisé dans des applications à faible puissance. Au lieu d'utiliser l'horloge globale, le système est conçu à l'aide d'une horloge locale en employant une technique à faible consommation d'énergie…mehr

Produktbeschreibung
Ce livre traite de la conception d'un décodeur de Viterbi asynchrone à faible puissance. En raison des exigences de vitesse élevée, de faible puissance, de faible poids et de longue durée de vie des batteries, les décodeurs de Viterbi à faible puissance sont très demandés dans le domaine de la communication. Nous avons donc conçu un système qui consomme moins de puissance dynamique et qui peut être utilisé dans des applications à faible puissance. Au lieu d'utiliser l'horloge globale, le système est conçu à l'aide d'une horloge locale en employant une technique à faible consommation d'énergie comme le codage à double rail codé par niveau à 2 phases avec la méthode de décodage par échange de registre hybride à transition minimale pour réduire l'activité de commutation et éviter les opérations de mémoire inutiles afin de réduire la puissance dynamique du décodeur. Le système conçu a été testé avec différents vecteurs d'entrée et la puissance dynamique est calculée pour les décodeurs de Viterbi synchrones et asynchrones. L'analyse comparative de la puissance par différentes méthodes de décodage a prouvé que le décodeur de Viterbi asynchrone consomme moins d'énergie que le décodeur de Viterbi synchrone.
Autorenporträt
La Dra. Surekha Tadse trabaja como profesora adjunta en el G H Raisoni College of Engineering, Nagpur, (MH), India. Su área de interés es la comunicación y VLSI. Ha publicado más de 30 artículos en revistas y conferencias de renombre.El Dr. Sanjay Haridas trabaja como profesor y decano académico en el J D College of Engineering and Management, Nagpur.