Stromquellentreiber (CSDs) werden fürMHz-Leistungsfaktorkorrekturanwendungen(PFC) untersucht.Aufgrund der schnellen Änderung des Tastverhältnisses kann die Halbbrücken-CSD-Topologie (HB)für Hochfrequenz-PFC-Anwendungenkaumakzeptiert werden. Um dieses Problem zu lösen,wird stattdessendieVollbrücken-CSD-Topologie(FB)verwendet. Interessant ist, dass der FB CSD mit dem kontinuierlichenInduktionsstrom tatsächlich adaptive Treiberströme erreichen kann, die von denDrain-Strömen in den Hauptleistungs-MOSFETs abhängen, um ein optimales Design zu erreichen. Die Verlustanalyse und dasDesignverfahren werden auch für den FB CSD für den Boot-PFC-Wandler vorgestellt