32,99 €
inkl. MwSt.
Versandkostenfrei*
Versandfertig in über 4 Wochen
  • Broschiertes Buch

Este trabalho apresenta a arquitetura de um circuito interpolador de imagens digitais em hardware utilizando técnicas de computação reconfigurável e parametrizável. Para seu desenvolvimento foram utilizadas linguagens de descrição de hardware (VHDL) para FPGA. Os testes e simulações foram realizados nos laboratórios da PUC Minas em Belo Horizonte, Brasil. Devido à utilização de recursos de reconfigurabilidade e parametrização a arquitetura do circuito de interpolação é bastante flexível e permite um custo baixo na prototipação dos projetos.

Produktbeschreibung
Este trabalho apresenta a arquitetura de um circuito interpolador de imagens digitais em hardware utilizando técnicas de computação reconfigurável e parametrizável. Para seu desenvolvimento foram utilizadas linguagens de descrição de hardware (VHDL) para FPGA. Os testes e simulações foram realizados nos laboratórios da PUC Minas em Belo Horizonte, Brasil. Devido à utilização de recursos de reconfigurabilidade e parametrização a arquitetura do circuito de interpolação é bastante flexível e permite um custo baixo na prototipação dos projetos.
Autorenporträt
Engenheiro Eletricista, especialista em Telecomunicações e Mestre em Engenharia Elétrica pela Pontifícia Universidade Católica de Minas Gerais. Professor do Departamento de Engenharia Eletrônica e de Telecomunicação da PUC Minas desde 1988.