39,90 €
inkl. MwSt.
Versandkostenfrei*
Versandfertig in 6-10 Tagen
  • Broschiertes Buch

Es besteht ein allgemeiner Konsens darüber, dass in den kommenden Jahren mehr und mehr Internet-Geräte eingebettet und nicht PC-orientiert sein werden. Eine dieser Vorhersagen ist, dass bis 2020 95 % der mit dem Internet verbundenen Geräte keine Computer sein werden, sondern eingebettete Internet-Geräte.Ein Hardware-TCP/IP-Stack hat einige Vorteile. Erstens laufen die meisten hardwarebasierten Stacks mit annähernd Leitungsgeschwindigkeit und kapseln und strippen Datenströme im laufenden Betrieb. Dadurch wird es immer schwieriger, einen Denial-of-Service-Angriff auszuführen, und es ist fast…mehr

Produktbeschreibung
Es besteht ein allgemeiner Konsens darüber, dass in den kommenden Jahren mehr und mehr Internet-Geräte eingebettet und nicht PC-orientiert sein werden. Eine dieser Vorhersagen ist, dass bis 2020 95 % der mit dem Internet verbundenen Geräte keine Computer sein werden, sondern eingebettete Internet-Geräte.Ein Hardware-TCP/IP-Stack hat einige Vorteile. Erstens laufen die meisten hardwarebasierten Stacks mit annähernd Leitungsgeschwindigkeit und kapseln und strippen Datenströme im laufenden Betrieb. Dadurch wird es immer schwieriger, einen Denial-of-Service-Angriff auszuführen, und es ist fast unmöglich, bösartigen Code auszuführen, der die Prinzipien von Pufferüberläufen usw. nutzt. Da es sich jedoch um Hardware handelt, ist ein Upgrade schwierig, wenn kleine Macken gefunden werden, die beispielsweise SYN-Angriffe ermöglichen. Das Buch konzentriert sich auf die Implementierung des TCP/IP-Stacks in Hardwareform mit Systemgenerator und FPGA.
Autorenporträt
Gli autori hanno conseguito il Master in Elettronica Digitale presso l'Università SGB Amravati, Amravati, e il B.E. in Elettronica e Ingegneria delle Telecomunicazioni presso l'Università del Nord Maharashtra, Jalgaon. Hanno 11 anni di esperienza nell'insegnamento e nella ricerca. La loro area di interesse comprende l'analisi delle immagini mediche, le reti di computer e i VLSI.