32,99 €
inkl. MwSt.
Versandkostenfrei*
Versandfertig in 6-10 Tagen
  • Broschiertes Buch

Les interconnexions à bus central représentent le principal goulot d'étranglement au niveau architectural dans la gestion des communications entre les processeurs, les mémoires et les périphériques. Le micro-réseau SPIN est une réponse à ce défi car sa bande passante croît linéairement avec le nombre d'abonnés. Il est constitué de routeurs RSPIN et permet le routage de trafic unidirectionnel ou de type requête/réponse. A vide, le temps de traversée moyen d'un routeur RSPIN est de 2.5 cycles et sa surface est de 0.29 mm2. La conception d'une puce d'évaluation, composée d'un micro-réseau SPIN à…mehr

Produktbeschreibung
Les interconnexions à bus central représentent le principal goulot d'étranglement au niveau architectural dans la gestion des communications entre les processeurs, les mémoires et les périphériques. Le micro-réseau SPIN est une réponse à ce défi car sa bande passante croît linéairement avec le nombre d'abonnés. Il est constitué de routeurs RSPIN et permet le routage de trafic unidirectionnel ou de type requête/réponse. A vide, le temps de traversée moyen d'un routeur RSPIN est de 2.5 cycles et sa surface est de 0.29 mm2. La conception d'une puce d'évaluation, composée d'un micro-réseau SPIN à 32 ports et de toute la logique nécessaire à sa caractérisation, en collaboration avec STMicroelectronics a permis de déterminer les performances d'un micro- réseau SPIN à 32 ports. Il est composé de 1411136 transistors, tient sur une surface de 4.64 mm2 pour un procédé de fabrication 0.13 m, et possède une bande passante cumulée pratique d'environ 109 Gbit/s.
Autorenporträt
Diplômé de l''Ecole Polytechnique Fédérale de Lausanne, titulaire d''un Doctorat avec mention très honorable de l''Université Pierre & Marie Curie à Paris. Responsable technique pour l''intégration de la technologie NFC (Near Field Communication) dans les produits Coreens (Samsung, LG...) chez NXP Semiconductors à Séoul.