V dannoj sisteme predstawlen nowyj klass gibridnoj arhitektury AHt-MPSoC, w kotoroj apparatnye uskoriteli razdelqütsq mezhdu processorami takim obrazom, chtoby snizit' stoimost' sistemy i uwelichit' proizwoditel'nost'. Predlozhena nowaq gibridnaq shema pamqti, kotoraq oceniwaetsq s pomosch'ü obshirnogo modelirowaniq i pokazywaet znachitel'noe uluchshenie proizwoditel'nosti. Gibridnaq asimmetrichnaq geterogennaq arhitektura MPSoC sostoit iz staticheskoj pamqti s proizwol'nym dostupom (SRAM) i wstroennoj dinamicheskoj pamqti s proizwol'nym dostupom (eDRAM) w associacii s apparatnym uskoritelem (HWA), razdelqemym metodologiej dlq opredeleniq obschih wychislitel'nyh zadach mezhdu parallel'nymi zadachami prilozheniq. Jexperimental'nye rezul'taty pokazywaüt, chto änergopotreblenie predlagaemoj gibridnoj sistemy AHt-MPSoC snizheno po srawneniü s suschestwuüschej sistemoj, a kompromiss mezhdu ploschad'ü i proizwoditel'nost'ü oceniwaetsq ochen' bystro.