V rabote predstawleny dwa wysokoskorostnyh malomoschnyh modulq polnogo summatora, razrabotannye s ispol'zowaniem al'ternatiwnyh wnutrennih logicheskih struktur, logicheskih stilej Gate Diffusion Input (GDI) i gibridnyh stilej KMOP-logiki dlq umen'sheniq produkta zaderzhki moschnosti (PDP). Jetot modul' summatora byl razrabotan dlq obespecheniq nizkogo änergopotrebleniq, wysokoj skorosti i kachaniq polnogo naprqzheniq. Perwaq konstrukciq ispol'zuet gibridnuü logiku. Vtoraq konstrukciq ustranqet neobhodimost' w XOR/XNOR zatworah dlq proektirowaniq qcheek polnogo summatora i ispol'zuet GDI (Gate-Diffusion-Input) dlq obespecheniq malomoschnogo, wysokoskorostnogo cifrowogo komponenta s polnym razmahom naprqzheniq. V rabote srawniwaetsq skorost' i änergopotreblenie drugih polnyh summatorow s nizkim PDP. Vse polnye summatory byli razrabotany po 180-nm tehnologii i protestirowany s pomosch'ü komplexnogo ispytatel'nogo stenda, kotoryj izmerql tok whoda-wyhoda i tok pitaniq. Modelirowanie dolzhno pokazat', chto predlozhennyj polnyj summator imeet 80-procentnoe preimuschestwo po PDP nad analogami.