35,99 €
inkl. MwSt.
Versandkostenfrei*
Versandfertig in 1-2 Wochen
payback
18 °P sammeln
  • Broschiertes Buch

Network-on-Chip (NoCs) - äto uniwersal'naq, masshtabiruemaq zamena dlq obschih prowodnyh soedinenij srednej moschnosti, predlagaüschaq mnozhestwo prakticheskih primenenij w promyshlennosti. Dinamicheskoe masshtabirowanie naprqzheniq i chastoty (DVFS) - äto metod, pri kotorom urowni naprqzheniq i chastoty chipa izmenqütsq wo wremq raboty, chasto ispol'zuemyj dlq äkonomii dinamicheskoj moschnosti. Razlichnye DVFS-osnowannye metody optimizacii NoC byli predlozheny. Tem ne menee, iz-za resursow, neobhodimyh dlq prowerki arhitekturnyh reshenij s pomosch'ü prototipirowaniq, lish' nemnogie iz nih…mehr

Produktbeschreibung
Network-on-Chip (NoCs) - äto uniwersal'naq, masshtabiruemaq zamena dlq obschih prowodnyh soedinenij srednej moschnosti, predlagaüschaq mnozhestwo prakticheskih primenenij w promyshlennosti. Dinamicheskoe masshtabirowanie naprqzheniq i chastoty (DVFS) - äto metod, pri kotorom urowni naprqzheniq i chastoty chipa izmenqütsq wo wremq raboty, chasto ispol'zuemyj dlq äkonomii dinamicheskoj moschnosti. Razlichnye DVFS-osnowannye metody optimizacii NoC byli predlozheny. Tem ne menee, iz-za resursow, neobhodimyh dlq prowerki arhitekturnyh reshenij s pomosch'ü prototipirowaniq, lish' nemnogie iz nih realizowany. V rezul'tate proektirowschiki stalkiwaütsq s nedostatochnym ponimaniem potencial'noj äkonomii älektroänergii ili powysheniq proizwoditel'nosti na rannih stadiqh arhitektury. V dannoj dissertacii predlagaetsq simulqtor NoC s podderzhkoj DVFS, podderzhiwaüschij modelirowanie moschnosti i chastoty dlq kazhdogo uzla, a takzhe bogatuü wizualizaciü, pozwolqüschuü tonko nastraiwat' takie metody optimizacii na rannih stadiqh proektirowaniq. Predlagaemyj simulqtor takzhe obespechiwaet osnowu dlq benchmarkinga razlichnyh strategij kandidata, chtoby pozwolit' wyborochnoe prototipirowanie i optimizaciü.
Hinweis: Dieser Artikel kann nur an eine deutsche Lieferadresse ausgeliefert werden.
Autorenporträt
Subodh é actualmente empregado como HW Design Engineer no grupo LAN Switching na Cisco Systems. Obteve o seu mestrado em Engenharia Informática pela Texas A&M. Anteriormente, trabalhou para a STMicroelectronics no grupo Imaging. É um entusiasta da tecnologia com interesses em aplicações VLSI, arquitectura informática e tecnologias web.