32,99 €
inkl. MwSt.
Versandkostenfrei*
Versandfertig in 6-10 Tagen
  • Broschiertes Buch

Sieci na chipach (NoC) s¿ uniwersalnym, skalowalnym zamiennikiem dla wspó¿dzielonych, ¿rednioprzewodowych interkonektów oferuj¿cym wiele praktycznych zastosowä w przemy¿le. Dynamiczne skalowanie cz¿stotliwo¿ci napi¿cia (Dynamic Voltage Frequency Scaling - DVFS) jest technik¿, w której poziom napi¿cia i cz¿stotliwo¿ci chipa jest zró¿nicowany w czasie pracy, cz¿sto stosowan¿ w celu zachowania dynamicznej mocy. Zaproponowano ró¿ne techniki optymalizacji NoC oparte na DVFS. Jednak¿e, ze wzgl¿du na zasoby wymagane do walidacji decyzji architektonicznych poprzez prototypowanie, niewiele z nich jest…mehr

Produktbeschreibung
Sieci na chipach (NoC) s¿ uniwersalnym, skalowalnym zamiennikiem dla wspó¿dzielonych, ¿rednioprzewodowych interkonektów oferuj¿cym wiele praktycznych zastosowä w przemy¿le. Dynamiczne skalowanie cz¿stotliwo¿ci napi¿cia (Dynamic Voltage Frequency Scaling - DVFS) jest technik¿, w której poziom napi¿cia i cz¿stotliwo¿ci chipa jest zró¿nicowany w czasie pracy, cz¿sto stosowan¿ w celu zachowania dynamicznej mocy. Zaproponowano ró¿ne techniki optymalizacji NoC oparte na DVFS. Jednak¿e, ze wzgl¿du na zasoby wymagane do walidacji decyzji architektonicznych poprzez prototypowanie, niewiele z nich jest wdräanych. W rezultacie, projektanci staj¿ w obliczu braku wgl¿du w potencjalne oszcz¿dno¿ci energii lub wzrost wydajno¿ci na wczesnych etapach architektury. W niniejszej pracy zaproponowano symulator NoC z obs¿ug¿ modelowania cz¿stotliwo¿ci zasilania dla kädego w¿z¿a oraz bogat¿ wizualizacj¿, która pozwoli na dostrojenie takich technik optymalizacyjnych na wczesnym etapie cyklu projektowania. Proponowany symulator zapewnia równie¿ ramy dla analizy porównawczej ró¿nych strategii kandydata, aby umo¿liwi¿ selektywne prototypowanie i optymalizacj¿. W ramach badä, rozszerzenia DVFS zostäy zbudowane dla istniej¿cego symulatora wydajno¿ci NoC i udost¿pnione do u¿ytku publicznego. Niniejsza teza s¿u¿y równie¿ jako podr¿cznik techniczny dla rozszerze¿ symulatora.
Autorenporträt
Subodh é actualmente empregado como HW Design Engineer no grupo LAN Switching na Cisco Systems. Obteve o seu mestrado em Engenharia Informática pela Texas A&M. Anteriormente, trabalhou para a STMicroelectronics no grupo Imaging. É um entusiasta da tecnologia com interesses em aplicações VLSI, arquitectura informática e tecnologias web.