L'uso di processori soft-core personalizzati in cui le istruzioni possono essere integrate in un sistema nell'hardware applicativo è in aumento nel campo dei Field Programmable Gate Array (FPGA). In particolare, la riconfigurazione parziale in tempo di esecuzione delle FPGA in processori specializzati per un particolare dominio può essere molto vantaggiosa. In questa relazione, la progettazione e l'implementazione per la personalizzazione di un processore soft-core MIPS utilizzando un FPGA e la riconfigurazione parziale (PR) della tecnologia FPGA saranno affrontate per ottenere un uso efficiente delle risorse.