Yazyk opisaniq apparatury VHDL (VHSIC Hardware Description Language) qwlqetsq kraeugol'nym kamnem proektirowaniq wstraiwaemyh sistem. Ispol'zuq ierarhicheskij podhod, ätot qzyk pozwolqet detal'no modelirowat' älektronnye shemy. Ego sintaxis, osnowannyj na klüchewyh slowah, pozwolqet legko opisywat' powedenie i strukturu sistemy. Podderzhka razlichnyh tipow dannyh powyshaet tochnost' predstawleniq älektronnyh komponentow. Blagodarq moschnym wozmozhnostqm modelirowaniq VHDL pozwolqet razrabotchikam prowerqt' funkcional'nost' sistem do ih fizicheskogo woploscheniq. V sochetanii s instrumentami logicheskogo sinteza on uproschaet preobrazowanie wysokourownewyh modelej w konkretnye realizacii dlq PLIS, kotorye neobhodimy wo wstraiwaemyh sistemah. Standartizaciq IEEE obespechiwaet sowmestimost' instrumentow proektirowaniq. Integraciq testowyh stendow oblegchaet uglublennuü werifikaciü, obespechiwaq nadezhnost' wstraiwaemyh sistem, razrabotannyh na VHDL.