Con i rapidi miglioramenti nella tecnologia IC e gli sviluppi nell'elaborazione dei segnali, gli ADC sovracampionati ¿¿ sono diventati la scelta assoluta tra i convertitori di dati competenti grazie alle loro architetture efficienti e alla facilità di implementazione nella tecnologia VLSI. La loro efficienza risiede nelle tecniche per diminuire l'area, ridurre il consumo di energia, e i modi per migliorare la risposta in frequenza senza mettere sotto pressione il costo di progettazione e il fattore di compatibilità. Hanno i loro problemi che devono essere migliorati o ottimizzati per correre collo a collo per essere compatibili con progetti efficienti. Questo libro presenta il progetto di un filtro di decimazione efficiente in termini di potenza e velocità con area ottimizzata per convertitori analogico-digitali Sigma-Delta a banda larga. Viene presentato un flusso di lavoro per una rapida progettazione di questo filtro di decimazione ottimizzato in MATLAB, insieme alla generazione di codice HDL per l'implementazione. Tecniche come la decomposizione polifase a forma diretta trasposta, pipelining, retiming, condivisione delle risorse e codifica CSD sono discusse come possibili soluzioni per una progettazione efficiente.