26,99 €
inkl. MwSt.
Versandkostenfrei*
Versandfertig in über 4 Wochen
  • Broschiertes Buch

Neste projecto é implementado o design de um sistema seguro de dupla verificação de integridade utilizando memórias híbridas de classe de armazenamento. Basicamente, os chips integrados são muito complicados para aumentar a densidade do chip e diminuir o tamanho do chip. Assim, para superar esta matriz SCM é implementado. O manipulador de migração irá lidar com as memórias como memória não volátil e memória dinâmica de acesso aleatório. O banco controlador de memória controlará os dados salvos a partir do gerenciador de NVM e DRAM. Agora, estes dados salvos serão misturados usando o…mehr

Produktbeschreibung
Neste projecto é implementado o design de um sistema seguro de dupla verificação de integridade utilizando memórias híbridas de classe de armazenamento. Basicamente, os chips integrados são muito complicados para aumentar a densidade do chip e diminuir o tamanho do chip. Assim, para superar esta matriz SCM é implementado. O manipulador de migração irá lidar com as memórias como memória não volátil e memória dinâmica de acesso aleatório. O banco controlador de memória controlará os dados salvos a partir do gerenciador de NVM e DRAM. Agora, estes dados salvos serão misturados usando o controlador de dupla integridade. Nesta operação de leitura e escrita são realizadas com base no W-SCM e R-SCM. Finalmente, os dados obtidos serão salvos no banco de memória cache. Assim, a partir dos resultados, pode-se observar que o SCM híbrido irá reduzir o atraso de forma eficaz.PALAVRAS-CHAVE: Memória de Acesso Aleatório (RAM), SCM (Memórias de Classe de Armazenamento), Memória de Acesso Dinâmico Aleatório (DRAM), Memória Não-Volátil (NVM), W-SCM (Memórias de Classe de Armazenamento de Gravação) e R-SCM (Memórias de Classe de Armazenamento de Leitura). Neste projecto é implementado o design de um sistema seguro de dupla verificação de integridade utilizando memórias híbridas de classe de armazenamento. Basicamente, os chips integrados são muito complicados para aumentar a densidade do chip e diminuir o tamanho do chip. Assim, para superar esta matriz SCM é implementado. O manipulador de migração irá lidar com as memórias como memória não volátil e memória dinâmica de acesso aleatório. O banco controlador de memória controlará os dados salvos a partir do gerenciador de NVM e DRAM. Agora, estes dados salvos serão misturados usando o controlador de dupla integridade. Nesta operação de leitura e escrita são realizadas com base no W-SCM e R-SCM. Finalmente, os dados obtidos serão salvos no banco de memória cache. Assim, a partir dos resultados, pode-se observar que o SCM híbrido irá reduzir o atraso de forma eficaz. PALAVRAS-CHAVE: Memória de Acesso Aleatório (RAM), SCM (Memórias de Classe de Armazenamento), Memória de Acesso Dinâmico Aleatório (DRAM), Memória Não-Volátil (NVM), W-SCM (Memórias de Classe de Armazenamento de Gravação) e R-SCM (Memórias de Classe de Armazenamento de Leitura).
Autorenporträt
La Sra. Y. Lavanya completó su B.Tech de Kuppam Engineering College, Kuppam en el año 2007 y completó M.Tech en el año 2013. En la actualidad, trabaja como profesora asociada en el Departamento de ECE, Ramachandra College of Engineering, Eluru. Tiene 12 años de excelente experiencia docente y ha publicado varios artículos de investigación