26,99 €
inkl. MwSt.
Versandkostenfrei*
Versandfertig in 6-10 Tagen
payback
13 °P sammeln
  • Broschiertes Buch

Dans ce projet, la conception d'un système sécurisé de double contrôle d'intégrité utilisant des mémoires de classe de stockage hybride est mise en oeuvre. Fondamentalement, les puces intégrées sont très compliquées pour augmenter la densité de la puce et diminuer la taille de la puce. Pour surmonter ce problème, un réseau SCM est mis en place. Le gestionnaire de migration traitera les mémoires comme la mémoire non volatile et la mémoire dynamique à accès aléatoire. La banque de contrôleurs de mémoire contrôlera les données sauvegardées à partir du gestionnaire de NVM et DRAM. Maintenant, ces…mehr

Produktbeschreibung
Dans ce projet, la conception d'un système sécurisé de double contrôle d'intégrité utilisant des mémoires de classe de stockage hybride est mise en oeuvre. Fondamentalement, les puces intégrées sont très compliquées pour augmenter la densité de la puce et diminuer la taille de la puce. Pour surmonter ce problème, un réseau SCM est mis en place. Le gestionnaire de migration traitera les mémoires comme la mémoire non volatile et la mémoire dynamique à accès aléatoire. La banque de contrôleurs de mémoire contrôlera les données sauvegardées à partir du gestionnaire de NVM et DRAM. Maintenant, ces données sauvegardées seront mélangées en utilisant le contrôleur de double intégrité. Dans ce cas, les opérations de lecture et d'écriture sont effectuées sur la base du W-SCM et du R-SCM. Enfin, les données obtenues seront sauvegardées dans la banque de mémoire cache. D'après les résultats, on peut observer que le SCM hybride réduira le délai de manière efficace.MOTS CLÉS : Mémoire vive (RAM), SCM (Storage Class Memories), Mémoire vive dynamique (DRAM), Mémoire non volatile (NVM), W-SCM (Write Storage Class Memories) et R-SCM (Read Storage Class Memories).

Dans ce projet, la conception d'un système sécurisé de double contrôle d'intégrité utilisant des mémoires de classe de stockage hybride est mise en oeuvre. Fondamentalement, les puces intégrées sont très compliquées pour augmenter la densité de la puce et diminuer la taille de la puce. Pour surmonter ce problème, un réseau SCM est mis en place. Le gestionnaire de migration traitera les mémoires comme la mémoire non volatile et la mémoire dynamique à accès aléatoire. La banque de contrôleurs de mémoire contrôlera les données sauvegardées à partir du gestionnaire de NVM et DRAM. Maintenant, ces données sauvegardées seront mélangées en utilisant le contrôleur de double intégrité. Dans ce cas, les opérations de lecture et d'écriture sont effectuées sur la base du W-SCM et du R-SCM. Enfin, les données obtenues seront sauvegardées dans la banque de mémoire cache. D'après les résultats, on peut observer que le SCM hybride réduira le délai de manière efficace.

MOTS CLÉS : Mémoire vive (RAM), SCM (Storage Class Memories), Mémoire vive dynamique (DRAM), Mémoire non volatile (NVM), W-SCM (Write Storage Class Memories) et R-SCM (Read Storage Class Memories).

Autorenporträt
La Sra. Y. Lavanya completó su B.Tech de Kuppam Engineering College, Kuppam en el año 2007 y completó M.Tech en el año 2013. En la actualidad, trabaja como profesora asociada en el Departamento de ECE, Ramachandra College of Engineering, Eluru. Tiene 12 años de excelente experiencia docente y ha publicado varios artículos de investigación