26,99 €
inkl. MwSt.
Versandkostenfrei*
Versandfertig in über 4 Wochen
  • Broschiertes Buch

Se ha presentado una nueva técnica de reducción de potencia denominada Transistor apilado con escalado de tensión (VS-STACK). La técnica propuesta se ha comparado con algunas de las técnicas de reducción de potencia existentes. El resultado muestra una cantidad colosal de reducción del consumo de energía para la puerta NOR de 2 entradas. El consumo de energía se reduce entre un 20% y un 90%. Además, hay una tremenda mejora en el producto de retardo de potencia. Por lo tanto, esta técnica puede utilizarse en circuitos de alta velocidad. El circuito funciona en la región subumbral, lo que es…mehr

Produktbeschreibung
Se ha presentado una nueva técnica de reducción de potencia denominada Transistor apilado con escalado de tensión (VS-STACK). La técnica propuesta se ha comparado con algunas de las técnicas de reducción de potencia existentes. El resultado muestra una cantidad colosal de reducción del consumo de energía para la puerta NOR de 2 entradas. El consumo de energía se reduce entre un 20% y un 90%. Además, hay una tremenda mejora en el producto de retardo de potencia. Por lo tanto, esta técnica puede utilizarse en circuitos de alta velocidad. El circuito funciona en la región subumbral, lo que es adecuado para aplicaciones que requieren un consumo de energía extremadamente bajo.
Autorenporträt
Geetanjali Sharma ha 12 anni di esperienza di insegnamento e ricerca nel campo dell'elettronica e delle comunicazioni e della progettazione VLSI. Ha all'attivo diverse pubblicazioni in riviste e conferenze internazionali nel campo della progettazione VLSI.