Entwurf und Technologie hochintegrierter Schaltungen (eBook, PDF)
-22%11
42,99 €
54,99 €**
42,99 €
inkl. MwSt.
**Preis der gedruckten Ausgabe (Broschiertes Buch)
Sofort per Download lieferbar
21 °P sammeln
-22%11
42,99 €
54,99 €**
42,99 €
inkl. MwSt.
**Preis der gedruckten Ausgabe (Broschiertes Buch)
Sofort per Download lieferbar
Alle Infos zum eBook verschenken
21 °P sammeln
Als Download kaufen
54,99 €****
-22%11
42,99 €
inkl. MwSt.
**Preis der gedruckten Ausgabe (Broschiertes Buch)
Sofort per Download lieferbar
21 °P sammeln
Jetzt verschenken
Alle Infos zum eBook verschenken
54,99 €****
-22%11
42,99 €
inkl. MwSt.
**Preis der gedruckten Ausgabe (Broschiertes Buch)
Sofort per Download lieferbar
Alle Infos zum eBook verschenken
21 °P sammeln
Entwurf und Technologie hochintegrierter Schaltungen (eBook, PDF)
- Format: PDF
- Merkliste
- Auf die Merkliste
- Bewerten Bewerten
- Teilen
- Produkt teilen
- Produkterinnerung
- Produkterinnerung
Bitte loggen Sie sich zunächst in Ihr Kundenkonto ein oder registrieren Sie sich bei
bücher.de, um das eBook-Abo tolino select nutzen zu können.
Hier können Sie sich einloggen
Hier können Sie sich einloggen
Sie sind bereits eingeloggt. Klicken Sie auf 2. tolino select Abo, um fortzufahren.
Bitte loggen Sie sich zunächst in Ihr Kundenkonto ein oder registrieren Sie sich bei bücher.de, um das eBook-Abo tolino select nutzen zu können.
- Geräte: PC
- ohne Kopierschutz
- eBook Hilfe
- Größe: 25.68MB
Produktdetails
- Verlag: Vieweg+Teubner Verlag
- Seitenzahl: 247
- Erscheinungstermin: 8. März 2013
- Deutsch
- ISBN-13: 9783322848154
- Artikelnr.: 53137488
Dieser Download kann aus rechtlichen Gründen nur mit Rechnungsadresse in A, B, BG, CY, CZ, D, DK, EW, E, FIN, F, GR, HR, H, IRL, I, LT, L, LR, M, NL, PL, P, R, S, SLO, SK ausgeliefert werden.
- Herstellerkennzeichnung Die Herstellerinformationen sind derzeit nicht verfügbar.
1 Einführung in die Mikroelektronik.- 1.1 Einleitung.- 1.2 Grundbegriffe.- 1.3 Vergleich verschiedener Logikfamilien.- 1.4 Aufgabenbereiche im IC-Entwurf.- 2 MOS-Technologien.- 2.1 Halbleiter.- 2.2 Der pn-Übergang.- 2.3 MOS-Transistormodell.- 2.4 Prozeßtechnik.- 2.5 MOS-Prozesse.- 2.6 Latch-up-Effekt.- 2.7 Vergleich der MOS-Technologie-Generationen.- 3 Layout.- 3.1 Einleitung.- 3.2 Layoutregeln.- 3.3 Elektrische Parameter.- 3.4 Laufzeiten auf RC-Leitungen.- 3.5 Layoutstrukturen.- 4 Entwurf logischer Grundgatter.- 4.1 Allgemeine Entwurfsaspekte.- 4.2 Einkanal-MOS-Technik.- 4.3 CMOS-Technik.- 4.4 BICMOS-Technik.- 5 Schaltzeiten, Verlustleistung und Störabstände.- 5.1 Einleitung.- 5.2 Depletion-Last-Inverter.- 5.3 CMOS-Inverter.- 6 Integrationsgerechte Schaltungsoptimierung.- 6.1 Einleitung.- 6.2 Kombination von Logikgattern.- 6.3 Transfer-(Transmission-)Gate Logik.- 6.4 Dynamische Logik.- 7 VLSI-Entwurfsstile.- 7.1 Einleitung.- 7.2 Vollkunden-Entwurf.- 7.3 Semikunden-Entwurf.- 7.4 Vergleich der VLSI-Entwurfsstile.- 8 CAD für den VLSI-Entwurf.- 8.1 Überblick.- 8.2 Simulation.- 8.3 Layoutentwurf.- 9 VLSI-Systementwurf.- 9.1 Hierarchischer Entwurf.- 9.2 Strukturen für Steuerwerke.- 9.3 Speicher mit wahlfreiem Zugriff.- 10 Fertigungsgerechter Entwurf.- 10.1 Einleitung.- 10.2 Erfassung der Transistorparameter.- 10.3 Einfluß der Parametertoleranzen.- 10.4 Fertigungsüberleitung.- 11 Testverfahren für integrierte Schaltungen.- 11.1 Das Testproblem.- 11.2 Haftfehlermodell.- 11.3 D-Algorithmus.- 11.4 Testverfahren.- 12 Chip-Engineering.- 12.1 Einleitung.- 12.2 Ein-/Ausgangs-Beschaltung.- 12.3 Fertigungshilfen und Teststrukturen.- 12.4 Chipmontage.- 13 Ausblick.- 13.1 Zusammenfassung des derzeitigen Chipentwurfs.- 13.2 Ausbeute, Kosten.- 13.3 Trends und zukünftigeEntwicklungen.
1 Einführung in die Mikroelektronik.- 1.1 Einleitung.- 1.2 Grundbegriffe.- 1.3 Vergleich verschiedener Logikfamilien.- 1.4 Aufgabenbereiche im IC-Entwurf.- 2 MOS-Technologien.- 2.1 Halbleiter.- 2.2 Der pn-Übergang.- 2.3 MOS-Transistormodell.- 2.4 Prozeßtechnik.- 2.5 MOS-Prozesse.- 2.6 Latch-up-Effekt.- 2.7 Vergleich der MOS-Technologie-Generationen.- 3 Layout.- 3.1 Einleitung.- 3.2 Layoutregeln.- 3.3 Elektrische Parameter.- 3.4 Laufzeiten auf RC-Leitungen.- 3.5 Layoutstrukturen.- 4 Entwurf logischer Grundgatter.- 4.1 Allgemeine Entwurfsaspekte.- 4.2 Einkanal-MOS-Technik.- 4.3 CMOS-Technik.- 4.4 BICMOS-Technik.- 5 Schaltzeiten, Verlustleistung und Störabstände.- 5.1 Einleitung.- 5.2 Depletion-Last-Inverter.- 5.3 CMOS-Inverter.- 6 Integrationsgerechte Schaltungsoptimierung.- 6.1 Einleitung.- 6.2 Kombination von Logikgattern.- 6.3 Transfer-(Transmission-)Gate Logik.- 6.4 Dynamische Logik.- 7 VLSI-Entwurfsstile.- 7.1 Einleitung.- 7.2 Vollkunden-Entwurf.- 7.3 Semikunden-Entwurf.- 7.4 Vergleich der VLSI-Entwurfsstile.- 8 CAD für den VLSI-Entwurf.- 8.1 Überblick.- 8.2 Simulation.- 8.3 Layoutentwurf.- 9 VLSI-Systementwurf.- 9.1 Hierarchischer Entwurf.- 9.2 Strukturen für Steuerwerke.- 9.3 Speicher mit wahlfreiem Zugriff.- 10 Fertigungsgerechter Entwurf.- 10.1 Einleitung.- 10.2 Erfassung der Transistorparameter.- 10.3 Einfluß der Parametertoleranzen.- 10.4 Fertigungsüberleitung.- 11 Testverfahren für integrierte Schaltungen.- 11.1 Das Testproblem.- 11.2 Haftfehlermodell.- 11.3 D-Algorithmus.- 11.4 Testverfahren.- 12 Chip-Engineering.- 12.1 Einleitung.- 12.2 Ein-/Ausgangs-Beschaltung.- 12.3 Fertigungshilfen und Teststrukturen.- 12.4 Chipmontage.- 13 Ausblick.- 13.1 Zusammenfassung des derzeitigen Chipentwurfs.- 13.2 Ausbeute, Kosten.- 13.3 Trends und zukünftigeEntwicklungen.