Field Programmable Logic and Application (eBook, PDF)
14th International Conference , FPL 2004, Leuven, Belgium, August 30-September 1, 2004, Proceedings
Redaktion: Becker, Jürgen; Vernalde, Serge; Platzner, Marco
65,95 €
65,95 €
inkl. MwSt.
Sofort per Download lieferbar
33 °P sammeln
65,95 €
Als Download kaufen
65,95 €
inkl. MwSt.
Sofort per Download lieferbar
33 °P sammeln
Jetzt verschenken
Alle Infos zum eBook verschenken
65,95 €
inkl. MwSt.
Sofort per Download lieferbar
Alle Infos zum eBook verschenken
33 °P sammeln
Field Programmable Logic and Application (eBook, PDF)
14th International Conference , FPL 2004, Leuven, Belgium, August 30-September 1, 2004, Proceedings
Redaktion: Becker, Jürgen; Vernalde, Serge; Platzner, Marco
- Format: PDF
- Merkliste
- Auf die Merkliste
- Bewerten Bewerten
- Teilen
- Produkt teilen
- Produkterinnerung
- Produkterinnerung
Bitte loggen Sie sich zunächst in Ihr Kundenkonto ein oder registrieren Sie sich bei
bücher.de, um das eBook-Abo tolino select nutzen zu können.
Hier können Sie sich einloggen
Hier können Sie sich einloggen
Sie sind bereits eingeloggt. Klicken Sie auf 2. tolino select Abo, um fortzufahren.
Bitte loggen Sie sich zunächst in Ihr Kundenkonto ein oder registrieren Sie sich bei bücher.de, um das eBook-Abo tolino select nutzen zu können.
- Geräte: PC
- ohne Kopierschutz
- eBook Hilfe
- Größe: 18.16MB
Produktdetails
- Verlag: Springer Berlin Heidelberg
- Seitenzahl: 1202
- Erscheinungstermin: 11. August 2004
- Englisch
- ISBN-13: 9783540301172
- Artikelnr.: 53386134
Dieser Download kann aus rechtlichen Gründen nur mit Rechnungsadresse in A, B, BG, CY, CZ, D, DK, EW, E, FIN, F, GR, HR, H, IRL, I, LT, L, LR, M, NL, PL, P, R, S, SLO, SK ausgeliefert werden.
Dr. Jürgen Becker studierte Theologie in Hamburg und Heidelberg. 1961 promovierte er und von 1969 bis 2000 übernahm er die Professur für Neues Testament und Judaistik in Kiel, seither ist er emeritiert. 2009 wurde Jürgen Becker mit dem Schiller-Ring der Deutschen Schillerstiftung von 1859 geehrt.
Plenary Keynotes.- Organic and Biology Computing.- Security and Cryptography 1.- Platform Based Design.- Algorithms and Architectures.- Acceleration Application 1.- Architecture 1.- Physical Design 1.- Arithmetic 1.- Multitasking.- Circuit Technology.- Memory 1.- Network Processing.- Testing.- Applications.- Arithmetic 2.- Signal Processing 1.- Computational Models and Compiler.- Dynamic Reconfiguration 1.- Network and Optimization Algorithms.- System-on-Chip 1.- High Speed Design.- Security and Cryptography 2.- Architectures 2.- Memory 2.- Image Processing 1.- Network-on-Chip.- Power Aware Design 1.- IP-Based Design.- Power Aware Design 2.- Coprocessing Architectures.- Embedded Tutorials.- Dynamic Reconfiguration 2.- Physical Design 2.- Acceleration Application 2.- System Level Design.- Physical Interconnect.- Computational Models.- Acceleration Applications 3.- Arithmetic 3.- Signal Processing 2.- System-on-Chip 2.- Image Processing 2.- Cryptography and Compression.- Network Applications and Architectures.- Network on Chip and Adaptive Architectures.- Debugging and Test.- Organic and Biology Computing (Poster).- Security and Cryptography (Poster).- Mapping and Compilers (Poster).- Architectures (Poster).- Algorithms and IP (Poster).- Image Processing (Poster).- PhD Forum (Poster).
Plenary Keynotes.- Organic and Biology Computing.- Security and Cryptography 1.- Platform Based Design.- Algorithms and Architectures.- Acceleration Application 1.- Architecture 1.- Physical Design 1.- Arithmetic 1.- Multitasking.- Circuit Technology.- Memory 1.- Network Processing.- Testing.- Applications.- Arithmetic 2.- Signal Processing 1.- Computational Models and Compiler.- Dynamic Reconfiguration 1.- Network and Optimization Algorithms.- System-on-Chip 1.- High Speed Design.- Security and Cryptography 2.- Architectures 2.- Memory 2.- Image Processing 1.- Network-on-Chip.- Power Aware Design 1.- IP-Based Design.- Power Aware Design 2.- Coprocessing Architectures.- Embedded Tutorials.- Dynamic Reconfiguration 2.- Physical Design 2.- Acceleration Application 2.- System Level Design.- Physical Interconnect.- Computational Models.- Acceleration Applications 3.- Arithmetic 3.- Signal Processing 2.- System-on-Chip 2.- Image Processing 2.- Cryptography and Compression.- Network Applications and Architectures.- Network on Chip and Adaptive Architectures.- Debugging and Test.- Organic and Biology Computing (Poster).- Security and Cryptography (Poster).- Mapping and Compilers (Poster).- Architectures (Poster).- Algorithms and IP (Poster).- Image Processing (Poster).- PhD Forum (Poster).