29,99 €
Statt 42,95 €**
29,99 €
inkl. MwSt.
**Preis der gedruckten Ausgabe (Broschiertes Buch)
Sofort per Download lieferbar
29,99 €
Statt 42,95 €**
29,99 €
inkl. MwSt.
**Preis der gedruckten Ausgabe (Broschiertes Buch)
Sofort per Download lieferbar

Alle Infos zum eBook verschenken
Als Download kaufen
Statt 42,95 €****
29,99 €
inkl. MwSt.
**Preis der gedruckten Ausgabe (Broschiertes Buch)
Sofort per Download lieferbar
Jetzt verschenken
Statt 42,95 €****
29,99 €
inkl. MwSt.
**Preis der gedruckten Ausgabe (Broschiertes Buch)
Sofort per Download lieferbar

Alle Infos zum eBook verschenken
  • Format: PDF

Diplomarbeit aus dem Jahr 2005 im Fachbereich Elektrotechnik, Note: 1, Westsächsische Hochschule Zwickau, Standort Zwickau, Sprache: Deutsch, Abstract: Diese Arbeit wurde im Institut für angewandte Funksystemtechnik (IAF) in Braun-schweig im Zeitraum von September 2004 bis Januar 2005 angefertigt. Die Firma IAF führt anwendungsorientierte Forschungs- und Entwicklungsprojekte im Bereich der digitalen Funkübertragung durch. Für den Aufbau von Experimentalsystemen für Forschungszwecke im Bereich Or-thogonal Frequency Division Multiplex (OFDM) Funkübertragungssysteme wurde eine universelle Field…mehr

Produktbeschreibung
Diplomarbeit aus dem Jahr 2005 im Fachbereich Elektrotechnik, Note: 1, Westsächsische Hochschule Zwickau, Standort Zwickau, Sprache: Deutsch, Abstract: Diese Arbeit wurde im Institut für angewandte Funksystemtechnik (IAF) in Braun-schweig im Zeitraum von September 2004 bis Januar 2005 angefertigt. Die Firma IAF führt anwendungsorientierte Forschungs- und Entwicklungsprojekte im Bereich der digitalen Funkübertragung durch. Für den Aufbau von Experimentalsystemen für Forschungszwecke im Bereich Or-thogonal Frequency Division Multiplex (OFDM) Funkübertragungssysteme wurde eine universelle Field Programmable Gate Array (FPGA) Plattform entwickelt. Diese Plattform basiert auf Bausteinen der Firma Xilinx. Es wurde sowohl der Media Access Control (MAC)-Layer als auch der Physical (PHY)-Layer für ein Ethernet Interface implementiert. Das Design wurde in VHDL un Verilog geschrieben und stellt eine Ethernetbridge von einem LAN - Netz zum WLAN - Netz dar.

Dieser Download kann aus rechtlichen Gründen nur mit Rechnungsadresse in A, B, BG, CY, CZ, D, DK, EW, E, FIN, F, GR, HR, H, IRL, I, LT, L, LR, M, NL, PL, P, R, S, SLO, SK ausgeliefert werden.