26,99 €
inkl. MwSt.
Versandkostenfrei*
Versandfertig in 6-10 Tagen
payback
13 °P sammeln
  • Broschiertes Buch

L'augmentation du parallélisme dans les circuits impose de nouvelles contraintes sur les supports de communications dans les SOC (system on chip). Les communications par bus ne permettent pas un passage à l'échelle. L'alternative basée sur la notion de réseau intégré sur puce (NoC pour Network on Chip) permet d'une part, de disposer d'architectures de communications flexibles et performantes et d'autre part de supporter un nombre grandissant d'IP. Dans ce contexte, notre contribution consiste à implémenter en langage SystemC (niveau TLM) un NOC de topologie FAT-TREE. Cette topologie présente…mehr

Produktbeschreibung
L'augmentation du parallélisme dans les circuits impose de nouvelles contraintes sur les supports de communications dans les SOC (system on chip). Les communications par bus ne permettent pas un passage à l'échelle. L'alternative basée sur la notion de réseau intégré sur puce (NoC pour Network on Chip) permet d'une part, de disposer d'architectures de communications flexibles et performantes et d'autre part de supporter un nombre grandissant d'IP. Dans ce contexte, notre contribution consiste à implémenter en langage SystemC (niveau TLM) un NOC de topologie FAT-TREE. Cette topologie présente plusieurs avantages tels qu'une bande passante large et une latence faible par rapport aux autres topologies. L'environnement développé permet de générer, simuler et évaluer des réseaux basés sur les NOC Fat-tree.
Autorenporträt
Ludovic Devaux, Sana Ben Sassi, Sebastien Pillement, Daniel Chillet, Didier Demigny. Réseau d¿interconnexion flexible pour architecture reconfigurable dynamiquement et partiellement.JOVANOVIAC, Slavisa. Architecture reconfigurable de système embarqué auto-organisé. Evain, Samuel. ¿Spider Environnement de Conception de Réseau sur Puce.